FPGA项目实战系列课程--图形图像处理应用方向 |
课程目标 |
通过本期培训使学员能够精通基于FPGA硬件设计方法,运用verilog语言设计JPEG编码器和H.264数据压缩处理模块,在掌握HDL硬件设计基本技巧后,对图像视频处理有深刻的认识。同时对ASIC设计有一定的了解。 |
入学要求 |
理工科类大专以上学历;喜欢并有志投身于IT事业;具备一定硬件知识;了解Verilog HDL硬件描述语言。 |
班级规模及环境--热线:4008699035 手机:15921673576( 微信同号) |
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 |
上课时间和上课地点 |
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦 最近开课时间(周末班/连续班/晚班):图像处理开班时间:2024年12月30日 |
实验设备和授课方式 |
◆课时: 共5天,36个学时 ☆注重质量 ☆边讲边练 ☆合格学员免费推荐工作 |
最新优惠 |
◆团体报名优惠措施:两人95折优惠,三人或三人以上9折优惠 |
质量保障 |
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听; |
课程大纲 |
第一部分 JPEG2000
FPGA设计理论与实践
1. JPEG标准概述 1.1 图象技术基础 2. JPEG DCT模块概述与实践 3. JPEG 量化模块概述与实践 4. JPEG 熵编码模块概述与实践 5. JPEG 总体设计与仿真 第二部分 H.264视频处理 FPGA 设计理论与实践 1. H.264标准学习与研究 1.1 运动图象处理的基本技术 2. H.264中图像预处理De-interlace HDL设计实践 3. H.264中图像预处理中值滤波 HDL 设计实践 |